DDR4 SDRAM: 16GBDDR4 Elke 16bit komposysje fan 'e databitbreedte fan' e 64bit bit
QSPI Flash: In stik fan 1GBQSPIFLASH, dat wurdt brûkt om it konfiguraasjetriem fan 'e FPGA-chip op te slaan
FPGA Bank: ferstelbere 12V, 18V, 2.5V, 3.0V nivo, as jo it nivo moatte feroarje, moatte jo allinich ferfange
Interface nivo: De oerienkommende posysje kin oanpast wurde troch magnetyske kralen.
Core board Netzteil: 5-12V Netzteil genereart twa Netzteil fia de T1-chip LTM4628 om te foldwaan oan de FPGA-aktuele easken
Core board opstartmetoade: JTAG, QSPIFLASH
Connector tube foet definysje: 4 hege-snelheid útwreidings, 120pin Panasonic AXK5A2137yg
De ûnderste plaat SFP ynterface: 4 optyske modules kinne berikke hege-snelheid glêstried kommunikaasje, mei in snelheid fan maksimaal 10GB / s
Fave Plate GXB klok: De ûnderste plaat leveret in 200MHz referinsjeklok foar de GXB transceiver
De boaiem plaat 40 -needle extension: reservearre 2 2.54mm standert 40 -pin extension J11 en J12, dat wurdt brûkt om te ferbinen de modules ûntwurpen troch it bedriuw of de module funksje circuit ûntwurpen troch de brûker sels
Core plate klok: meardere klok boarnen oan board. Dit omfettet 100MHz systeemklok boarne
510kba100M000bag CMOS kristal
125MHz Transceiver Differinsjaal Klok Sittaid Sit9102 Crystal 300MHz DDR4's eksterne differinsjaal klok boarne SIT9102 kristal
JTAG debug haven: MP5652 kearn board hat in 6PIN patch JTAG download debuggen ynterface
Handich foar brûkers om FPGA apart te debuggen
Systeem weromsette: Tagelyk jout de knop ek it systeem mei it globale resetsignal MP5652 kearnboerd om de power-on reset te stypjen. De hiele chip wurdt reset
LED: D'r binne 4 reade LED-ljochten op it kearnboerd, wêrfan ien DDR4-referinsje-yndikator is
Knop en switch: D'r binne 4 toetsen op 'e boaiemplaat, dy't ferbûn is mei de korrespondearjende pipefoet op' e J2-connector.
Normaal heech nivo, drukke nei leech nivo
Wichtige funksjes fan 'e Arria-10 GX-searje omfetsje: