DDR4 SDRAM: 16GBDDR4 Elke 16bit gearstalling fan 'e databitbreedte fan' e 64bit bit
QSPI Flash: In stik fan 1GBQSPIFLASH, dat brûkt wurdt om it konfiguraasjebestân fan 'e FPGA-chip op te slaan
FPGA Bank: ferstelber 12V, 18V, 2.5V, 3.0V nivo, as jo it nivo moatte feroarje, hoege jo allinich te ferfangen
Ynterfacenivo: De oerienkommende posysje kin oanpast wurde troch magnetyske kralen.
Kernboerd stroomfoarsjenning: 5-12V stroomfoarsjenning genereart twa stroomfoarsjennings fia de T1-chip LTM4628 om te foldwaan oan de FPGA-stroomeasken
Opstartmetoade foar kearnboerd: JTAG, QSPIFLASH
Definysje fan ferbiningsbuisfoet: 4 hege-snelheid útwreidings, 120pin Panasonic AXK5A2137yg
De ûnderste plaat SFP-ynterface: 4 optyske modules kinne hege-snelheid optyske glêstriedkommunikaasje berikke, mei in snelheid oant 10GB/s
Favorytplaat GXB-klok: De ûnderste plaat leveret in referinsjeklok fan 200 MHz foar de GXB-transceiver
De ûnderste plaat 40-naaldútwreiding: reservearre 2 2.54mm standert 40-pin útwreiding J11 en J12, dy't brûkt wurdt om de modules te ferbinen dy't ûntworpen binne troch it bedriuw of it modulefunksjesirkwy ûntworpen troch de brûker sels
Kearnplaatklok: meardere klokboarnen oan board. Dit omfettet in systeemklokboarne fan 100MHz
510kba100M000bag CMOS kristal
125MHz Transceiver Differinsjaal Klok Sittaid Sit9102 Crystal 300MHz DDR4's eksterne differinsjaal klokboarne SIT9102 kristal
JTAG debug-poarte: MP5652 kearnboerd hat in 6PIN patch JTAG download debugging-ynterface
Handich foar brûkers om FPGA apart te debuggen
Systeemreset: Tagelyk leveret de knop it systeem ek it globale resetsignaal MP5652-kearnboerd om de yn-set te stypjen. De heule chip wurdt reset
LED: Der binne 4 reade LED-ljochten op it kearnboerd, wêrfan ien de DDR4-referinsje-stroomindikator is.
Knop en skeakel: Der binne 4 kaaien op 'e ûnderste plaat, dy't ferbûn is mei de oerienkommende piipfoet op 'e J2-ferbining.
Meastentiids heech nivo, drukken nei leech nivo
Wichtige funksjes fan 'e Arria-10 GX-searje omfetsje: